它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗,可满足现今对高效能资料传输应用的需求,同时系统供电电压减低到2伏特,适用于分辨率高于SVGA的TFTLCD显示装置,目前已得到了广泛的应用,甚至可以嵌入到FPGA、ASIC或其他元件身上电阻负载的共源极为什么较高的VRD会限制最大电压摆幅,因为信号是按正负对称摆动考虑的,而管子两端电压和漏极电阻两端电压之和恒等于漏极电源电压,所以,漏极电阻两端电压过高或过低都会限制输出电压的最大摆幅,从理想状态...
更新时间:2022-12-28标签: 电压摆幅是什么摆幅电压vrd 全文阅读